WWW.MASH.DOBROTA.BIZ
БЕСПЛАТНАЯ  ИНТЕРНЕТ  БИБЛИОТЕКА - онлайн публикации
 

«Дубинский Алексей Васильевич ВЫСОКОЧАСТОТНЫЕ ШИРОКОПОЛОСНЫЕ КМОП СЛОЖНОФУНКЦИОНАЛЬНЫЕ БЛОКИ СИНТЕЗАТОРОВ ЧАСТОТ ...»

На правах рукописи

Дубинский Алексей Васильевич

ВЫСОКОЧАСТОТНЫЕ ШИРОКОПОЛОСНЫЕ КМОП СЛОЖНОФУНКЦИОНАЛЬНЫЕ БЛОКИ СИНТЕЗАТОРОВ ЧАСТОТ

05.13.05 – «Элементы и устройства вычислительной техники

и систем управления»

Автореферат

диссертации на соискание ученой степени

кандидата технических наук

Автор:

Москва – 2009 г .

Диссертация выполнена в Московском инженернофизическом институте (государственном университете)

Научный руководитель:

кандидат технических наук, доцент Кондратенко Сергей Владимирович

Официальные оппоненты:

доктор технических наук, профессор Баринов Виктор Владимирович, МИЭТ;

кандидат технических наук Корнилов Александр Иванович, ИППМ РАН

Ведущая организация:

ОАО «Ангстрем»

Защита диссертации состоится 15 июня 2009 г. в 15 часов 00 минут на заседании диссертационного совета Д 212.130.02 в Московском инженерно-физическом институте (государственном университете) по адресу 115409, г. Москва, Каширское шоссе, 31, тел. 323-91-67 .

С диссертацией можно ознакомиться в библиотеке МИФИ .

Автореферат разослан « 12 » мая 2009 г .

Ученый секретарь диссертационного совета П.К. Скоробогатов д.т.н., профессор

ОБЩАЯ ХАРАКТЕРИСТИКА ДИССЕРТАЦИИ

Диссертация посвящена решению важной научно-технической задачи разработки отечественных высокочастотных широкополосных сложно-функциональных (СФ) блоков синтезаторов частот (СЧ), изготавливаемых по объемной КМОП технологии и предназначенных для построения СБИС типа «система на кристалле» (СнК) .

Актуальность проблемы В настоящее время остро стоит задача создания принципиально новой отечественной электронной компонентной базы (ЭКБ), включая создание микросхем и СФ-блоков синтезаторов частот для СБИС СнК с диапазоном рабочих частот от десятков МГц до нескольких ГГц. Данные микросхемы и СФ-блоки, работающие в указанном широком диапазоне частот, применяются в разнообразных устройствах вычислительной техники и автоматизированных системах управления (АСУ), в том числе в беспроводных системах управления транспортом (наземным и воздушным), АСУ на основе технологии радиочастотной идентификации, а также в подсистемах синхронизации устройств вычислительной техники гражданского и специального назначения. В частности, СЧ востребованы в качестве генераторов тактовых сигналов для высокоскоростных АЦП и ЦАП, запоминающих устройств, процессоров, приемопередатчиков и т.д., в которых требуется стабильная опорная частота с возможностью ее изменения. В этих случаях широко применяются СЧ на основе системы фазовой автоподстройки частоты (ФАПЧ или phase locked loop). СЧ на основе ФАПЧ (ФАПЧ-СЧ) имеют существенное преимущество в части достижения наивысших рабочих частот перед такими типами СЧ как цифровой вычислительный синтезатор (direct digital synthesizer) и СЧ на основе системы фазовой автоподстройки задержки (delay locked loop). Дополнительным преимуществом ФАПЧ-СЧ является возможность синтеза произвольного набора высоких частот при использовании недорогого источника эталонной частоты (кварцевого резонатора) .

Разработкой и изготовлением микросхем ФАПЧ-СЧ занимается ряд известных зарубежных фирм: Analog Devices, National Semiconductor, Peregrine Semiconductor и др. Высокочастотные ФАПЧ-СЧ реализуются на базе передовых субмикронных технологий. Использование таких специальных видов технологий как КНИ и БиКМОП ограничивает возможность реализации СБИС СнК и увеличивает общую стоимость проекта .





Известны также СФ-блоки ФАПЧ-СЧ, изготавливаемые по объемной КМОП технологии, однако они существенно уступают по техническим характеристикам упомянутым выше микросхемам ФАПЧ-СЧ. Кроме того, методики проектирования и конкретные структурные, схемотехнические и топологические решения отдельных блоков ФАПЧ-СЧ зачастую являются конфиденциальной информацией разработчиков. Многие из устройств ФАПЧ-СЧ, разработанных в нашей стране, морально устарели. На сегодняшний день образцы отечественных CФ-блоков и микросхем ФАПЧ-СЧ, предназначенных для работы в диапазоне частот 0,1…5,0 ГГц, а также методики их проектирования отсутствуют .

Для целого ряда приложений актуальна постановка и решение задачи проектирования отечественных СФ-блоков СЧ, не уступающих по совокупности основных характеристик зарубежным аналогам. Следовательно, создание собственной методики проектирования высокочастотных широкополосных СЧ на основе ФАПЧ, сложно-функциональных блоков и СБИС СнК на их основе, изготавливаемых по КМОП технологии, является важной задачей .

Целью диссертации является развитие теории и методик проектирования высокочастотных широкополосных КМОП сложнофункциональных блоков синтезаторов частот, а также разработка на основе этих методик конкурентноспособных СБИС синтезаторов частот с полосой рабочих частот до 5 ГГц .

Для достижения данной цели необходимо решение следующих задач:

1. Анализ технического уровня выпускаемых КМОП СФ-блоков синтезаторов частот, а также используемых в них схемотехнических и структурных решений, направленных на улучшение основных технических характеристик с учетом требований, предъявляемых к широкополосным КМОП СФ-блокам синтезаторов частот .

2. Разработка методик улучшения технических характеристик, включая дополнительное увеличение полосы рабочих частот синтезаторов в сравнении с известными подходами, с учетом возможностей и ограничений доступной объемной субмикронной КМОП технологии .

3. Построение высокоуровневых моделей синтезаторов частот во временной и частотной областях, предназначенных для расчетов основных характеристик синтезаторов и позволяющих существенно снизить трудоемкость этих расчетов .

4. Разработка методик, позволяющих на начальных этапах проектирования обоснованно выбирать схемотехнические решения блоков, входящих в состав как целочисленных, так и дробных синтезаторов частот .

5. Применение и проверка разработанных методик и моделей в ходе проектирования высокочастотных широкополосных КМОП СФ-блоков синтезаторов частот, а также испытание изготовленных СФ-блоков с целью подтверждения требуемых характеристик .

Научная новизна диссертации

1. Предложено и обосновано введение параметра обобщенной дифференциальной нелинейности, характеризующего качество преобразования входных сигналов частотно-фазового детектора в выходной ток и пригодного для построения поведенческой модели этого детектора .

Использование поведенческой модели частотно-фазового детектора вместо транзисторной позволило снизить время расчетов переходных процессов целочисленных и дробных синтезаторов частот на порядок .

2. Разработана общая методика расчета количественной меры (джиттера) отклонения периода синтезируемого сигнала с выхода генератора, управляемого напряжением, от требуемой частоты. Методика предусматривает использование поведенческой модели блока частотнофазового детектора (см. п.1), а также табличной модели этого блока, которая отличается от известных моделей возможностью задания точек данных переходных характеристик частотно-фазового детектора .

Методика позволяет на начальных этапах проектирования обоснованно выбирать схемотехнические решения частотно-фазового детектора с токовым выходом в составе синтезатора частот, что способствует улучшению технических характеристик разрабатываемого синтезатора частот .

3. Разработан метод оптимизации дифференциальных каскадов по критерию достижения наибольшего усиления на заданных частотах при ограничении тока потребления и занимаемой площади на кристалле. На основе данного метода разработана методика проектирования широкополосного делителя частоты для дифференциальных схем с переключением токов. Применение данной методики позволило обеспечить широкую полосу рабочих частот (до 5 ГГц) при допустимом повышении потребляемой мощности синтезаторов частот .

Практическая значимость результатов диссертации

1. На основе предложенных методик и моделей разработаны высокочастотные широкополосные СФ-блоки целочисленных и дробных синтезаторов частот с диапазоном рабочих частот до 5 ГГц (при чувствительности до 0 дБм), которые не имеют КМОП аналогов среди зарубежных микросхем и СФ-блоков, изготовленных по субмикронным технологиям с проектными нормами 0,18 мкм и более .

2. Предложено уточнение определения граничной рабочей частоты частотно-фазового детектора с токовым выходом, позволяющее более корректно проводить расчет основных характеристик СЧ .

3. В базе данных САПР Cadence создан набор библиотечных элементов, предназначенный для использования в целочисленных и дробных СЧ .

4. Разработаны модели и методики расчета технических характеристик ФАПЧ, которые могут быть использованы для повторного проектирования синтезаторов частот в рамках других проектно-технологических норм .

5. Результаты диссертации внедрены в ГУП НПЦ «ЭЛВИС» при разработке СБИС ФАПЧ для синтезаторов частот, что подтверждается соответствующим актом о внедрении .

Результаты диссертации, выносимые на защиту

1. Методика моделирования синтезаторов частот на основе поведенческой макромодели с использованием параметра обобщенной дифференциальной нелинейности блока частотно-фазового детектора с токовым выходом, а также его табличной макромодели .

2. Метод оптимизации дифференциальных каскадов по критерию достижения наибольшего усиления на заданных частотах и разработанная на его основе методика проектирования широкополосного делителя частоты с использованием схем с переключением токов .

3. Результаты практического применения разработанных методик проектирования, эффективность которых подтверждена при создании высокочастотных широкополосных КМОП СФ-блоков целочисленных и дробных синтезаторов частот на основе ФАПЧ с требуемыми количественными и качественными характеристиками .

Апробация диссертации Основные положения диссертации докладывались и обсуждались на следующих научно-технических конференциях и семинарах:

Научно-техническая конференция «Электроника, микро- и наноэлектроника»: 2004 г. (г. Н. Новгород), 2005 г. (г. Вологда), 2006 г. (г. Гатчина), 2007 г. (г. Пушкинские горы), 2008 г. (г. Петрозаводск) .

Научные сессии МИФИ, проводимые с 2005 г. по 2008 г .

Результаты диссертации были использованы при проведении ОКР «Синтетик-2» по разработке СБИС типа “система на кристалле” схемы ФАПЧ для синтезаторов частот .

Публикации Основные результаты диссертации опубликованы в 11-ти работах (из них 8 без соавторов) в период с 2004 по 2008 гг., в том числе одна статья в издании из перечня ВАК России .

Структура и объем диссертации Диссертация состоит из введения, четырех глав, заключения, списка литературы и приложения. Диссертация содержит 175 страниц, включая список литературы и приложение, 71 рисунок, 19 таблиц. Список литературы включает 129 наименований .

Содержание диссертации Введение Во введении обоснована актуальность темы, определена цель диссертации. Приведена постановка задач и сформулированы основные положения, выносимые на защиту. Сформулированы научная новизна и практическая ценность диссертации .

1. Анализ характеристик современных устройств ФАПЧ, методов и средств их проектирования Области применения синтезаторов частот на основе ФАПЧ С помощью систем ФАПЧ осуществляют операции умножения и деления частоты. Синтезаторы синхронизирующих сигналов и генераторы программируемых радио частот - две основные функциональные группы ФАПЧ-СЧ. СЧ содержит частотно-фазовый детектор (ЧФД), делители частоты, контурный фильтр низких частот (ФНЧ), а также генератор, управляемый напряжением (ГУН) (рис.1) .

Рис.1. Упрощенная структурная схема целочисленного ФАПЧ-СЧ

Рассматриваемые в работе СЧ относится к классу устройств со смешанной обработкой сигналов. Объектом исследования диссертации являются СБИС ФАПЧ, которые используют внешние ФНЧ и ГУН, и включают в себя ЧФД с токовым выходом, в состав которого входит зарядно-разрядный блок (ЗРБ) – конструктивно выделенная часть детектора, выполняющая функцию преобразования сигналов детектора в выходной ток. Особое внимание в диссертации уделено проектированию блоков в составе аналоговой части СЧ: предварительному делителю частоты (ПДЧ) и ЧФД с токовым выходом (рис.1) .

Анализ характеристик. Классификация устройств ФАПЧ В диссертации даны определения основным техническим характеристикам ФАПЧ. Произведена классификация устройств ФАПЧ-СЧ по принципу работы. Рассмотрены преимущества и недостатки целочисленных и дробных СЧ. Отмечена перспективность реализации комбинированных ФАПЧ-СЧ с учетом особенностей и обеспечением возможности работы в режиме целочисленного и дробного умножения опорной частоты .

Современный уровень разработок устройств ФАПЧ Современные вычислительные системы, включающие устройства передачи и обработки данных демонстрируют возрастающие потребности в СЧ. Предлагаемые мировым рынком СБИС ФАПЧ (целочисленные и дробные) изготавливаются по субмикронным технологиям (КМОП, КНИ, БиКМОП) с нормами не хуже 0,5 мкм и различаются по ряду параметров (уровню фазовых шумов, диапазону рабочих частот, потребляемой мощности, диапазону выходных рабочих напряжений и т.д.), а также по функциональным возможностям. Эти различия связаны с разнообразием областей их применения при построении различных СЧ. Достижение требуемых характеристик “заказных” блоков ПДЧ, ЧФД является наиболее сложной задачей, в то время как цифровые блоки СБИС могут проектироваться стандартными методами и средствами .

Проведенный анализ номенклатуры серийно выпускаемых микросхем ФАПЧ, являющихся потенциальными аналогами проектируемых

ФАПЧ, позволил выявить следующие их основные особенности:

- большинство микросхем имеют несимметричный токовый выход ЧФД;

- предусмотрена возможность дискретного и плавного регулирования тока в широком диапазоне выходных рабочих напряжений ЗРБ (более 0,75Vdd), где Vdd – напряжение питания ЗРБ;

- для производства микросхем СЧ используются фирменные запатентованные технологии изготовления СБИС, как правило, с применением комбинированных структур биполярных и комплементарных МОПтранзисторов;

- диапазон рабочих частот выпускаемых микросхем ФАПЧ-СЧ составляет 2-8 ГГц в зависимости от назначения .

Ведущие фирмы-производители серийных микросхем ФАПЧ-СЧ на сегодняшний день не используют для производства объемную КМОП технологию. ФАПЧ-СЧ, изготовленные по КМОП технологии, как правило, представляют собой СФ-блоки, предназначенные для интеграции в СБИС СнК (приемник, передатчик радиосигнала). Часто разрабатываемые СФ-блоки ФАПЧ являются специализированными или же предназначены для использования только в рамках определенного стандарта связи. Диапазон рабочих частот таких ФАПЧ составляет сотни МГц, что ограничивает возможности применения данных СФ-блоков. Для ряда разработок КМОП ФАПЧ не указываются характеристики ЧФД и ЗРБ: диапазон выходных рабочих напряжений блока, вольтамперная и передаточная характеристики. Не приводятся также обоснования выбора используемых схем .

Проведенный анализ характеристик ФАПЧ-СЧ позволил выявить те из них, улучшение которых представляет наибольшие трудности при использовании КМОП технологии изготовления СБИС.

В этой связи сформулированы перспективные направления работ при создании отечественных СФ-блоков СЧ, изготавливаемых по объемной КМОП технологии, с учетом возможности совмещения принципов работы целочисленных и дробных СЧ в одном СФ-блоке:

- расширение диапазона рабочих частот высокочастотного (ВЧ) тракта (делителя частоты ГУН);

- уменьшение уровня фазовых шумов (джиттера) синтезируемого сигнала;

- уменьшение потребляемой мощности и площади СФ-блока, занимаемой им на кристалле;

- увеличение диапазона рабочих частот ЧФД;

- увеличение диапазона выходных рабочих напряжений ЗРБ;

- расширение функциональных возможностей СЧ .

Автором были рассмотрены известные методы и средства проектирования ФАПЧ на предмет их доступности для модификаций и возможности непосредственного использования при проектировании СЧ. Отмечены их недостатки. Методы расчета фазовых шумов (джиттера), разработанные для установившихся состояний и используемые в таких симуляторах, как SpectreRF, характеризуются временами расчетов на транзисторном уровне от единиц до десятков часов и не являются пригодными для моделирования схем ФАПЧ-СЧ с дробным коэффициентом умножения частоты. Существенное сокращение времени расчетов может быть достигнуто за счет использования имитационных макромоделей. Встроенные в САПР макромодели не учитывают переходные процессы при переключениях ЧФД, что не позволяет исследовать их влияние на джиттер СЧ .

Возможности предлагаемых фирмами-производителями микросхем ФАПЧ программ расчета характеристик СЧ на их основе являются ограниченными при разработке собственных СФ-блоков ввиду индивидуальных особенностей последних .

Таким образом, для достижения заявленной в диссертации цели необходима разработка собственных методов и средств проектирования, которые позволили бы обеспечить высокие технические характеристики ФАПЧ-СЧ в новых условиях – при использовании стандартного объемного КМОП технологического процесса изготовления СБИС .

2. Анализ способов улучшения основных характеристик блоков в составе аналоговой части синтезаторов частот Технические усовершенствования ФАПЧ-СЧ Рассмотрены и проанализированы алгоритмические, схемотехнические и конструктивные методы улучшения технических характеристик СЧ, которые встречаются в публикациях последних лет .

Выделены составляющие погрешностей ФАПЧ-СЧ с учетом конкретной архитектуры СЧ. Установлено, что вклад блоков ПДЧ, приемника и делителя опорной частоты (ДОЧ), цифровых счетчиков в составе делителей, а также ЧФД в основном представлен низкочастотными составляющими шума фазы ГУН в составе ФАПЧ-СЧ. На основе полученных данных выявлены перспективные схемотехнические решения блоков, входящих в состав СЧ, отвечающих тенденциям частотного синтеза по методу фазовой автоподстройки частоты, а также наиболее перспективные способы улучшения их технических характеристик .

В диссертации проведен анализ характеристик схемы импульсного частотно-фазового детектора с регулируемым токовым выходом, широко известного как частотно-фазовый детектор с третьим состоянием (tristate pfd).

В известной автору литературе приведено соотношение между временем задержки (ЧФД) установочной цепи такого ЧФД и его граничной рабочей частотой (fЧФД макс):

fЧФД макс 1/(4ЧФД) .

Однако данное соотношение не учитывает инерционность источников тока ЗРБ. При стандартном определении граничной рабочей частоты считается, что fЧФД макс достигнуто, если искажения передаточной характеристики I ЧФД ( ) блока имеют форму, изображенную на рис.2 (а). Здесь I ЧФД - средний ток, - приложенная разность фаз входных сигналов детектора. На рис.2 (б) показан случай, для которого fЧФД fЧФД макс и источники тока ЗРБ имеют время установления (tуст) тока IЧФД, сопоставимое с периодом входного сигнала ЧФД. Пунктирной линией показана идеальная передаточная характеристика блока. Стрелка указывает направление, в котором меняется наклон передаточной характеристики ЧФД при увеличении tуст. На основании выражений для передаточной функции ФАПЧ в частотной области делается заключение о пропорциональности полосы пропускания конура ФАПЧ (WФАПЧ) наклону передаточной характеристики ЧФД. Это приводит к изменению времени переключения СЧ на новую частоту и джиттера сигнала ГУН .

Рис.2. Передаточные характеристики ЧФД: а) искажения характеристики вследствие нарушения известного соотношения для fЧФД макс, б) искажения характеристики без нарушения соотношения, при tуст(1/fЧФД) Граничной рабочей частотой блока автором предлагается считать наибольшую из рабочих частот fЧФД, при которой наклон [A/рад] передаточной характеристики в полосе захвата () детектора отличается от идеального не более чем на i %. Типовые значения величины i зависят от требуемых параметров точности синтезируемого сигнала и времени переключения на новую частоту. Например, несоответствие величины параметра fЧФД макс с классическим его определением встречается в спецификациях на ФАПЧ-СЧ фирмы Analog Devices. Однако при разработке собственных СЧ, учитывая возможность их использования в качестве синтезаторов сигналов с линейной частотной модуляцией требуется строгое соблюдение как стандартного определения параметра fЧФД макс, так и введенных автором уточнений .

В тексте диссертации представлен обзор и сравнение схемотехнических решений ЗРБ для различных типов ФАПЧ-СЧ, в основном изготовленных по КМОП технологиям. На основании литературных данных делается вывод о том, что различие в использовании схем ЗРБ не связано с типом СЧ (целочисленным или дробным). В доступных источниках информации мало внимания уделяется методикам выбора конкретной структуры ЗРБ в зависимости от типа СЧ. Кроме того, существуют противоречивые рекомендации по оценке быстродействия схем ЗРБ и требований к ним. Обзор доступных источников информации позволил выявить наиболее удачные схемы ЗРБ для широкополосных СФ-блоков СЧ: каскодные схемы ЗРБ с ключами со стороны стоковой или истоковой области “токоотводящего” транзистора .

В диссертации рассмотрены компромиссы и способы их достижения при проектировании ЧФД. Автором предлагается использовать оценочные выражения для установления количественной связи между характеристиками блока ЧФД и параметрами технологии изготовления СБИС с учетом привязки к конкретной схеме ЗРБ.

С помощью приведенных в диссертации аналитических соотношений предлагается устанавливать связь между следующими параметрами ЗРБ:

• диапазон выходных рабочих напряжений (UВЫХ),

• амплитуда тока заряда/разряда (IЧФД),

• потребляемая мощность,

• площадь, занимаемая на кристалле,

• нелинейность передаточной характеристики,

• время установления тока заряда/разряда .

Последние два параметра из приведенного списка ввиду сложности рекомендуется вычислять при помощи ЭВМ. В гл. 3 диссертации для установления связи между динамическими характеристиками ЧФД с токовым выходом предлагается использовать методику моделирования, в основе которой лежат разработанные автором модели .

Предварительный делитель частоты. Анализ способов реализации .

В работе произведен анализ существующих подходов и достижений в области разработок делителей частоты, изготовленных по КМОП технологии, который позволил сделать выводы о наиболее рациональном способе построения схемы ПДЧ.

Для этого были рассмотрены ПДЧ c переменным коэффициентом (P) деления частоты, включая:

1. Двухмодульные структуры со смежными коэффициентами деления P/(P+1), где P=2n, n – натуральное число .

2. Многомодульные структуры, для которых P[Q, R], где Q и R – натуральные числа (Q R) .

В диссертации указаны преимущества и недостатки синхронноасинхронных структур ПДЧ, а также полностью асинхронных ПДЧ на основе схем с коммутацией фаз. Эти две структуры являются пригодными для использования в высокочастотных широкополосных СФ-блоках СЧ .

При интеграции ПДЧ в СБИС была использована структура синхронноасинхронного ПДЧ, обладающая наибольшей устойчивостью к помехам и высоким быстродействием по сравнению со структурой полностью асинхронных ПДЧ .

На рис.3 изображена структурная схема спроектированного ПДЧ, в основе которого приемник тактового сигнала и быстродействующее синхронное ядро с коэффициентами деления 4 и 5. Схема ПДЧ, разработанная автором, состоит из 7-ми триггеров и 8-ми логических вентилей и отличается от типовой за счет использования большего числа выходов Q1…Q5 и их мультиплексирования, что позволяет расширить набор возможных коэффициентов деления частоты с 8-ми до 10-ти .

Рис.3. Структурная схема разработанного делителя частоты

Выбор схемы логических элементов проводился исходя из возможностей технологии изготовления СБИС. На основе проведенного анализа быстродействия в диссертации обосновывается выбор логики на переключателях тока (ЛПТ). Проведенное компьютерное моделирование подтвердило оправданность выбора в качестве базового логического элемента ПДЧ ячейки на переключателях тока с резистивной нагрузкой в задачах проектирования схем с предельными частотами переключений. Кроме того, дополнительным аргументом в пользу ЛПТ является потенциально высокая помехозащищенность благодаря использованию дифференциальных каскадов. Однако такие схемы имеют ограничения по занимаемой площади на кристалле и потребляемой мощности .

На высших рабочих частотах (fВ~5...6 ГГц) делитель устойчиво работает даже без предварительного усиления. Снижение скорости изменения дифференциального сигнала синхронизации на нижних частотах (сотни МГц) приводит к снижению усиления на нижних частотах и сбоям в работе ПДЧ. Расширение рабочей области в сторону низших частот за счет потребляемой мощности и площади не является перспективным способом достижения работоспособности в широкой полосе частот. Таким образом, возникает необходимость в использовании предварительного усилителя с неравномерной АЧХ,– приемника тактового сигнала (ПТС) и в поиске варианта, компромиссного по потребляемой мощности, максимальной частоте переключений (fВ) и по диапазону рабочих частот (fВХ) ПДЧ .

Характеристики ЛПТ элементов и методы их проектирования являются предметом ряда научных исследований, которые, однако, не дают достаточной информации для оптимального выбора числа каскадов, их параметров и электрического режима. При проектировании приемника тактового сигнала, интегрированного в состав ПДЧ, был использован разработанный метод оптимизации дифференциальных каскадов, пригодный для решения задач оптимального проектирования различных схем на элементах ЛПТ. Метод оптимизации основан на поиске максимального усиления на заданной частоте f исходя из коэффициента усиления Ku дифференциального каскада (рис.4), который для малого сигнала представлен в виде функции интегрирующего звена. При расчете Ku принято во внимание ограничение логического перепада (UМАКС=IСМ·R), где R – номинал сопротивления нагрузочного резистора, IСМ – ток смещения каскада.

Суть метода заключается в поиске максимума функции |Ku|2 по переменным R или С для заданной частоты =0, далее называемой собственной частотой каскада:

U МАКС o RC 2, = Ku =, (1 + ) С Д 2 +1 L ( R(С + С ) ) Н где C и CН – собственная выходная емкость каскада и емкость нагрузки, =2f – циклическая частота сигнала, СД – погонная емкость диффузионной области стока на один мкм, 0 – удельная крутизна ВАХ транзистора M1(M2) при равных значениях ширины и длины (W0=L0=1мкм), – коэффициент влияния подложки, L – минимальная для заданной технологии длина канала. Значения IСМ, W определяются через отношения пропорциональности, где W – ширина транзистора M1(M2). В отличие от известных автору подходов оптимизация производится по двум переменным и с учетом как ограничений на электрические характеристики (ток потребления каскада), так и топологических ограничений (допустимая площадь, занимаемая каскадом на кристалле). При использовании предложенного метода было установлено, что для обеспечения работоспособности ПДЧ в широком диапазоне входных частот имеет смысл оптимизация последовательных каскадов на различные частоты 0 .

Рис.4. Усилительные кас- Рис.5. Оптимизируемые кривые входной кады в ВЧ-тракте чувствительности Полученные значения для IСМ, W, R служат ориентиром на начальном этапе разработки ЛПТ-элементов. Однако использованные при расчетах выражения не учитывают особенностей большого сигнала, поэтому полученные результаты должны проверяться на этапе машинного моделирования электрической схемы во временной области. Проверка происходит после регистрации зависимости входной чувствительности UВХ.МИН =UВХ1 - UВХ2 от частоты входного сигнала fВХ для схемы ПДЧ с предварительным усилителем. На рис.5 показаны графики UВХ.МИН(fВХ) при использовании двухкаскадного усилителя для различных ситуаций, возникающих при оптимизации: на частотах {fН1, fВ1} (а), {fН2, fВ2} (б), {fН3, fВ3} (в), где fНi, fВi – собственные частоты для первого и второго каскадов, соответственно. Требования к характеристикам блока изображены в виде минимального уровня входного сигнала UВХ 0 и диапазона рабочих частот fН…fВ. Требованиям удовлетворяет только график (б), соответствующий собственным частотам каскадов fН2 и fВ2 .

Автором предлагается методика проектирования широкополосного ПДЧ на основе разработанного метода оптимизации дифференциальных каскадов (рис.6) .

Рис.6. Алгоритм методики проектирования ПТС для ПДЧ

Суть методики заключается в поиске собственных частот каскадов 0, при которых диапазон рабочих частот и потребляемая мощность удовлетворяют заданным требованиям. На рис.5 fн и fв – нижняя и верхняя частоты рабочего диапазона схемы ПДЧ совместно с ПТС. Произведенное компьютерное моделирование входной чувствительности ПДЧ подтвердило предположение о целесообразности равномерного распределения результирующего коэффициента усиления каскадов в рабочем диапазоне частот. Разработанная методика проектирования высокочастотного широкополосного ПДЧ представляет собой сочетание аналитического расчета параметров усилительных каскадов с компьютерным расчетом электрической схемы .

С использованием данной методики был разработан широкополосный ПДЧ, который совместно с цифровыми счетчиками образует делитель частоты с возможностью выбора любого коэффициента деления в диапазоне 4…P·2N+2M, где N и M – разрядности счетчиков .

Схема содержит улучшения на структурном уровне, позволившие расширить диапазон коэффициентов умножения частоты широкополосных СЧ. В диссертации приведены расчетные характеристики ПДЧ в сравнении с уже известными схемами. Показано, что данную разработку от ближайших КМОП аналогов выгодно отличают ее функциональные, а также электрические характеристики: частотный диапазон 0,1…5,0 ГГц с чувствительностью до 0 дБм для синусоидального сигнала, потребляемая мощность не более 60 мВт .

3. Высокоуровневые модели СЧ. Методика проектирования СБИС ФАПЧ Обобщенные модели ФАПЧ-СЧ. В настоящее время множество фирм-производителей и отдельных разработчиков СЧ предлагают программные средства для расчета характеристик устройств по заданным требованиям технического задания. В ходе проектирования собственных систем ФАПЧ возникает задача разработки также и собственных средств расчета электрических параметров СЧ. Во-первых, такая постановка задачи связана с необходимостью разработки СБИС в едином цикле проектирования с использованием стандартных программ моделирования. Вовторых, часто нужно иметь возможность редактирования моделей ФАПЧ в связи с необходимостью учета дополнительных требований при разработке собственных систем СЧ. Кроме того, доступные программы расчета характеристик СЧ, предоставляемые фирмами-производителями микросхем, такими как Analog Devices, не пригодны для предварительного расчета характеристик собственных разработок СЧ, поскольку не могут учитывать индивидуальных параметров разрабатываемых схем ЧФД (UВЫХ, IЧФД, ЧФД), функциональных и частотных параметров ПДЧ и цифровых схем делителей частоты в составе СБИС СЧ .

При моделировании ФАПЧ на транзисторном уровне в среде САПР время моделирования составляет десятки часов из-за большого числа переключений. По этой причине возникает необходимость создания простых высокоуровневых моделей устройства, позволяющих разрабатывать СЧ с требуемыми параметрами и делать предварительную оценку функциональных характеристик (диапазон синтезируемых частот, точность, время переключения на новую частоту и др.) .

Модель ФАПЧ в частотной области усовершенствована автором и обеспечивает возможность выбора двух типов контурных фильтров и записи рассчитанных параметров в файл в виде, пригодном для разрабатываемых поведенческих моделей. Модель доступна для редактирования и предоставляет возможность выбора основных параметров функциональных блоков СЧ на этапе предварительного проектирования системы ФАПЧ. Для ФАПЧ-СЧ достаточно использовать ФНЧ не выше третьего порядка. Поэтому в разработанные модели ФАПЧ заложены выражения трансимпедансов наиболее популярных структур пассивных ФНЧ.

Например, для разомкнутого контура ФАПЧ четвертого порядка коэффициент передачи имеет вид:

IЧФД SU3 ( s ) KГУН (1+ sRД CД ) 1,, SU3 ( s ) = UУПР(s) = 1 || (R+ ) GБС( s ) = s K s2R Д C1CД + s(C1 + CД ) sC2 sC2R+ 1 IЧФД (s) где КГУН – крутизна вольт-частотной характеристики ГУН, К – коэффициент умножения опорной частоты; R, Rд и C1, C2, Cд – параметры элементов ФНЧ; s=j2f, f – частота изменения фазы входного сигнала ЧФД .

В литературе встречаются методики расчета ФАПЧ, в которых передаточная функция отличается от приведенной в тексте диссертации, поэтому для проверки правильности модели в частотной области, а также в целях эффективного и быстрого моделирования ФАПЧ, необходимо было решить задачу создания поведенческой модели СЧ во временной области. В отличие от обобщенной модели в частотной области поведенческая модель во временной области должна учитывать особенности отдельных блоков и СЧ в целом, и поэтому не может быть построена на основе только известных из литературы моделей. В диссертации рассматриваются возможности решения задачи с помощью различных программных средств и обосновывается выбор языка Verilog-AMS для описания поведенческой модели ФАПЧ-СЧ .

Разработанные поведенческие модели во временной области использовались для проверки расчетов амплитуды тока корректирующего ЦАП в схеме дробного ФАПЧ-СЧ с аналоговой коррекцией фазовой ошибки, а также для определения оптимальной формы корректирующего импульса тока. В частности было выяснено, что алгоритм аналоговой компенсации работает наиболее эффективно, если импульс тока корректирующего ЦАП перекрывает импульс ЗРБ. Также установлено, что уменьшение длительности импульса при условии сохранения компенсирующего заряда положительно влияет на уменьшение джиттера ФАПЧСЧ с аналоговым способом коррекции фазовой ошибки. Проведенное с помощью разработанных моделей сравнение структур дробного СЧ на основе цифрового сигма-дельта () модулятора и дробного СЧ с корректирующим ЦАП позволило обосновать выбор как наиболее перспективной структуры СЧ с -модулятором .

Моделирование синтезаторов частот с использованием новой методики на основе поведенческой и табличной макромодели частотно-фазового детектора. В источниках литературы даются рекомендации относительно переходных характеристик ЧФД-ЗРБ и предлагаются схемотехнические решения для уменьшения импульсных помех при переключении ключей ЗРБ. Количественных оценок влияния переходных процессов в ЧФД с токовым выходом на дребезг фазы ГУН в доступных источниках информации не приводится. Выбор наиболее удачного схемотехнического решения, подходящего для реализации СЧ с требуемыми характеристиками при использовании стандартных имитационных моделей весьма затруднителен, поскольку эти модели содержат информацию только о передаточной характеристике блока, которая является интегральной характеристикой и не предоставляет данных о переходных процессах (выброс, неравномерность плоской вершины импульса тока) при переключениях ЧФД. Данное обстоятельство является существенным недостатком при проектировании ФАПЧ на основе стандартных моделей .

Для расчета джиттера СЧ автором предложена и обоснована новая модель блока ЧФД, отличающаяся от известных моделей. Ее основным достоинством является возможность задания передаточной функции ЧФД в виде переходных характеристик тока I(t) для дискретного набора разностей фаз входных сигналов ЧФД. На рис.7 показана передаточная характеристика ЧФД, положенная в основу классической модели и не учитывающая различий в переходных процессах ЧФД .

Рис.7. Передаточная характеристика классической (а) модели ЧФД и примеры различных зависимостей I(t) табличной модели (б, в), соответствующих точке I 0 ( 0 ) Разности фаз, представляющие наибольший интерес, находятся в полосе захвата ЧФД. Набор данных {I, t, } (фазо-временная характеристика ЧФД) получается при моделировании переходных процессов транзисторной модели блока и хранится в текстовом файле.

Для стандартных макромоделей от фирмы ADS – ведущего поставщика САПР для разработки систем ФАЧП возможен учет следующих характеристик:

- чувствительности для каждого из токовых выходов (А/рад), а также величины “зоны нечувствительности” ЧФД (рад);

- зависимости величины среднего тока от выходного напряжения в аналитическом виде;

- среднеквадратического отклонения фазы входного сигнала (джиттера) Необходимость в задании первых двух характеристик отпадает в табличной макромодели, в которой передаточная характеристика хранится в виде точек данных, полученных на основании транзисторного моделирования. Возможность задания переходных характеристик в табличном виде решает задачу точного описания множества импульсных откликов I(t) в интересующей полосе, что позволяет учитывать переходные процессы при переключении ЧФД .

Методика расчета джиттера ФАПЧ состоит из нескольких основных этапов .

Этап 1. Расчет параметров СЧ .

Для проверки корректности выбора параметров СЧ и расчета рабочей точки на первом этапе используются разработанные автором макромодели ФАПЧ. С помощью доступных алгоритмов производится расчет параметров ФНЧ, с использованием разработанной частотной модели СЧ производится проверка устойчивости ФАПЧ, и на основании анализа импульсной характеристики системы принимается решение о необходимости корректировки параметров СЧ .

После этого происходит генерация файла с моделью ФНЧ для моделирования во временной области СЧ, описанного на языке Verilog-AMS. Целью предварительного моделирования СЧ является проверка времени установления СЧ, а также настройка программного теста для уменьшения времени расчета, требуемого для вхождения СЧ в режим .

Этап 2. Моделирование СЧ во временной области с учетом нелинейности передаточной характеристики ЧФД .

В поведенческую макромодель ЧФД закладываются электрические параметры, полученные в результате характеризации транзисторной схемы с помощью предварительно разработанных тестов. Для учета качества преобразования разности фаз в выходной ток автором предлагается ввести параметр обобщенной дифференциальной нелинейности передаточной характеристики ЧФД, используемый в поведенческой модели. Пусть ti – шаг регистрации передаточной характеристики, i – разность фаз, эквивалентная временному интервалу (i =i·ti), где i – индекс отсчетов шага регистрации передаточной характеристики. На рис.8 показано отклонение (IDi) передаточной характеристики I ЧФД ( ) от идеальной на каждом i-м отсчете. Величину IDi изменения (с учетом знака) отклонения действительной характеристики преобразования I ЧФД ( ) от идеальной при переходе от одного значения входной разности фаз i к другому смежному значению автором предлагается называть обобщенной дифференциальной нелинейностью преобразования разности фаз в ток блоком ЧФД .

Дифференциальная нелинейность использована для описания импульса тока I(t) во времени:

i i I i = I ЧФД + I Di, при 0 ; I i = I ЧФД + I Di, при 0 .

i =1 i =1 Здесь i - индекс отсчетов шага моделирования (tШ). Индексы отсчитываются от середины передаточной характеристики ЧФД, поскольку данные для моделирования берутся для каждого из токов заряда/разряда в отдельности. На рис.9 показаны временные диаграммы работы ЧФД с использованием передаточной характеристики ЧФД, изображенной на рис.8, ti-текущее время моделирования, соответствующее i-му шагу. В поведенческую модель вводится также время задержки TЗ импульса тока (рис.8) от момента поступления отрицательного перепада одного из входных сигналов ЧФД .

–  –  –

При моделировании во временной области непосредственная подстановка фазо-временной характеристики ЧФД возможна только после вычисления времени запаздывания или опережения фазы, что внесет погрешность в результаты расчета. Использование передаточной характеристики ЧФД с учетом ее дифференциальной нелинейности на каждом шаге моделирования дает возможность формирования выходного тока с незначительной задержкой, равной шагу моделирования tШ. Для учета источников шумов ФАПЧ, приведенных ко входу ЧФД, предлагается использовать случайный генератор дискретных задержек с заданным параметром среднеквадратического отклонения Д. В модель генератора необходимо закладывать данные, полученные в ходе испытаний образцов ФАПЧ-СЧ .

Этап 3. Запись в файл разностей фаз при работе ФАПЧ-СЧ в установившемся режиме .

На данном этапе после установления сигнала индикатора захвата фазы (вхождения СЧ в требуемый режим) осуществляется запись в файл разностей фаз входных сигналов ЧФД в моменты поступления фронта сигнала опорной частоты ЧФД .

Этап 4. Расчет джиттера ФАПЧ-СЧ .

На завершающем этапе выполняется подстановка последовательности сохраненных значений в табличную модель ЧФД и запись управляющего напряжения ГУН в файл .

Последующая обработка данных позволяет получать оценку влияния переходных процессов на дребезг фазы синтезируемого сигнала .

Проверка предложенной методики расчета была проведена на тестовом примере при помощи моделирования переходных процессов схемы ФАПЧ-СЧ с использованием транзисторной модели ЧФД. Методика позволяет на начальных этапах разработки СЧ выбрать наиболее оптимальную схему ЧФД, включающую ЗРБ, при минимальных временных затратах. Применение методики расчета переходных процессов и джиттера СЧ с использованием разработанных моделей ЧФД, по оценкам автора, позволило сократить время расчета электрической схемы не менее чем в 10 раз при разработке блока ЧФД с токовым выходом для СЧ. В тексте диссертации приведены рекомендации по выбору ЗРБ для разных классов СЧ на основе данных, полученных в результате машинного моделирования на ЭВМ с использованием разработанных методик расчета .

Полученные автором результаты включены в маршрут проектирования высокочастотных широкополосных СФ-блоков СЧ.

Основные пункты методики проектирования СФ-блоков СЧ следующие:

1. Расчет параметров ФАПЧ в частотной области с использованием разработанных математических моделей СЧ .

2. Расчет переходных характеристик СЧ с использованием поведенческой модели СЧ .

3. Установление количественной связи между характеристиками блока ЧФД с токовым выходом и параметрами технологии изготовления СБИС, расчет джиттера СЧ на основе разработанных моделей ЧФД .

4. Разработка высокочастотного широкополосного ПДЧ .

Использование разработанной методики проектирования позволяет существенно сократить время разработки ФАПЧ-СЧ для достижения требуемых характеристик .

Требования к СЧ в совокупности с информацией о характеристиках микросхем ФАПЧ зарубежных производителей позволили сформировать минимальный набор необходимых тестовых проверок для блоков, входящих в состав проектируемой СБИС. Автором разработан набор тестов для блоков в составе аналоговой части СБИС ФАПЧ, которые использовались при проектировании комбинированного СЧ (с дробным и целочисленным режимом работы), предназначенных для синтеза в полосе частот до 5 ГГц и разрабатываемых по стандартной КМОП технологии уровня 0,18 мкм .

Тестовые скрипты для аналоговых блоков написаны на встроенном в САПР Cadence языке программирования SKILL. Использование разработанных тестов позволило автоматизировать методику программной аттестации СФ-блоков в ходе разработки и тем самым сократить время на перепроектирование устройств аналогичного класса при использовании КМОП технологии другого уровня примерно в два раза. В работе также рассмотрены вопросы проектирования СЧ с учетом влияния паразитных параметров кристалла и корпуса на характеристики СЧ .

4. Разработанные устройства синтезаторов частот и результаты их экспериментальных испытаний С использованием предложенных автором методик была разработана библиотека элементов, охарактеризованных по электрическим параметрам и используемых в целочисленных и дробных ФАПЧ-СЧ. В состав библиотеки входят следующие элементы:

1) Приемник сигнала опорной частоты (ПОЧ) .

2) ПДЧ с коэффициентами деления: 4/5, 8/9, 16/17, 32/33, 64/65 .

3) Импульсный ЧФД .

4) Устройство контроля работоспособности (индикатор “захвата фазы”) .

5) Программируемый ЗРБ .

6) Управляемый источник опорного тока (ИОТ) для ЗРБ .

7) Делитель опорной частоты (ДОЧ) .

8) Делитель с переменным коэффициентом деления (K) .

9) Схема подавления помех дробности (-модулятор) с возможностью ее отключения при работе СЧ в целочисленном режиме .

Автором были разработаны принципиальные электрические схемы первых шести блоков из приведенного списка и топологии некоторых из них .

В ходе проведения работ по проектированию ФАПЧ были изготовлены два СФ-блока СЧ. Первый СФ-блок относится к классу целочисленных СЧ, второй (рис.10) является дробным СЧ, который может работать в целочисленном режиме, а также в режиме генератора сигналов с линейной частотной модуляцией. На рис.10 изображена структурная схема разработанного СФ-блока дробного СЧ. Эта схема является более общей в сравнении со структурной схемой целочисленного СЧ .

В диссертации приведены результаты измерений параметров изготовленного блока ЧФД с токовым выходом в сравнении с параметрами известных схем ЧФД.

Описана реализация встроенных средств тестирования СБИС, предусматривающих следующие возможности:

- дискретное регулирование величины задержки (ЧФД) установочной цепи ЧФД;

- дискретное регулирование временного интервала в индикаторе “захвата фазы“;

- программирование модуля счета (m=1…255) счетчика, отсчитывающего интервалы для формирования признака захвата частоты .

Рис.10. Структурная схема СФ-блока дробного СЧ

С целью повышения рабочей частоты СЧ использовались специальные топологические приемы для снижения паразитных емкостей и экранирования высокочастотных шин. Были произведены испытания СФблока целочисленного СЧ в составе тестового кристалла, помещенного в корпус TQFP-44. СФ-блок дробного СЧ использовался для создания опытной партии микросхем 1508ПЛ9Т (рис.11) в корпусе TQFP-48 .

Рис.11. Топология дробного СЧ и фотография микросхемы

Общая программа испытаний изготовленных образцов ФАПЧ-СЧ включала измерения с разомкнутым и замкнутым контурами. Измерения при разомкнутом контуре ФАПЧ были необходимы для проверки правильности функционирования блоков в отдельности. Измерения фазовых шумов целочисленного СЧ (рис.12) проведены при использовании генератора HMC-390 (фирма Hittite) в полосе пропускания контура ФАПЧ, равной 10 кГц. На рис.13 изображен график входной чувствительности СЧ .

Рис.12. Измеренные фазовые шумы Рис.13. График входной чувстгенератора в контуре ФАПЧ вительности для ВЧ входа

–  –  –

Заключение Основной результат диссертации заключается в развитии теории и создании методики проектирования высокочастотных широкополосных сложно-функциональных блоков синтезаторов частот c улучшенными качественными характеристиками и расширенными функциональными возможностями, а также в разработке на этой основе конкурентоспособных сложно-функциональных блоков синтезаторов частот, изготовленных по объемной КМОП технологии с проектными нормами 0,18 мкм и удовлетворяющих требованиям современной электронной компонентной базы .

Основной теоретический результат В диссертации разработаны методики и модели, предназначенные для проектирования высокочастотных широкополосных КМОП сложнофункциональных блоков синтезаторов частот и позволяющие существенно сократить время разработки синтезаторов частот для достижения требуемых характеристик .

Частные теоретические результаты

1. Обосновано введение параметра обобщенной дифференциальной нелинейности, характеризующего качество преобразования входных сигналов частотно-фазового детектора в выходной ток и пригодного для построения поведенческой модели этого детектора. Использование поведенческой модели частотно-фазового детектора вместо транзисторной позволило снизить время расчетов переходных процессов целочисленных и дробных синтезаторов частот на порядок .

2. Разработана общая методика расчета джиттера выходной фазы генератора в составе синтезатора частот на основе табличной модели блока частотно-фазового детектора с токовым выходом, а также его поведенческой макромодели с использованием параметра обобщенной дифференциальной нелинейности. Методика позволяет на начальных этапах проектирования обоснованно выбирать схемотехнические решения блока частотно-фазового детектора с токовым выходом в составе СЧ .

3. Разработан метод оптимизации дифференциальных каскадов по критерию достижения наибольшего усиления на заданных частотах при ограничении тока потребления и занимаемой площади на кристалле. На основе данного метода разработана методика проектирования широкополосного делителя частоты для дифференциальных схем с переключением токов. Применение данной методики позволило обеспечить широкую полосу рабочих частот (до 5 ГГц) при допустимом повышении потребляемой мощности синтезаторов частот .

4. С использованием результатов всех выполненных в ходе работы исследований, включая методику расчета джиттера, сформулированы рекомендации по выбору структуры отдельных блоков, входящих в состав синтезаторов частот, с целью достижения требуемых высоких технических характеристик этих синтезаторов .

Основной практический результат С использованием предложенных методик впервые разработаны и изготовлены отечественные синтезаторы частот на основе ФАПЧ с полосой рабочих частот 0,1…5,0 ГГц по объемной КМОП технологии с проектными нормами 0,18 мкм. Разработанные СФ-блоки целочисленного и дробного СЧ могут быть интегрированы в СБИС типа “система на кристалле”. СФ-блоки СЧ использованы в ГУП НПЦ «ЭЛВИС» при разработке СБИС ФАПЧ для радиолокационных и связных комплексов различного назначения и базирования, что подтверждается актом о внедрении .

Частные практические результаты

1. Создан набор библиотечных элементов для ФАПЧ-СЧ с дробным и целочисленным коэффициентами умножения частоты в базе данных САПР Cadence, содержащий следующие блоки: предварительный делитель частоты с приемником тактового сигнала, импульсный частотнофазовый детектор с зарядно-разрядным блоком, приемник сигнала опорной частоты, индикатор захвата фазы .

2. Разработана схема синхронно-асинхронного предварительного делителя частоты, отличающаяся от известных схем расширенным набором доступных коэффициентов деления частоты: 4/5, 8/9, 16/17, 32/33, 64/65 .

3. С использованием предложенной автором методики проектирования широкополосного делителя частоты удалось увеличить диапазон рабочих частот СЧ до 5,0 ГГц при допустимом повышении потребления мощности предварительным делителем частоты до 54 мВт .

4. Проведено экспериментальное исследование разработанных СФблоков ФАПЧ-СЧ, подтверждены их основные технические параметры .

Разработанные устройства не имеют аналогов среди СЧ, изготовленных по объемной КМОП технологии уровня 0,18 мкм и более, и по совокупности характеристик сопоставимы с БиКМОП микросхемами .

5. Разработана математическая модель ФАПЧ-СЧ в среде MATLAB и высокоуровневая поведенческая модель, пригодная для моделирования во временной области. Разработанные модели доступны для редактирования на уровне исходного кода и позволяют производить расчет с учетом индивидуальных особенностей разрабатываемого устройства .

6. Уточнено определение граничной рабочей частоты частотнофазового детектора с токовым выходом, что обеспечивает более корректный расчет основных технических характеристик СЧ. Уточнение касается учета отклонения действительной передаточной характеристики блока от идеальной в интересующем интервале входных разностей фаз детектора .

Таким образом, в ходе работы над диссертацией достигнута ее основная цель, а именно развита теория и методики проектирования высокочастотных широкополосных КМОП сложно-функциональных блоков синтезаторов частот, а также разработаны и аттестованы конкурентноспособные СБИС синтезаторов частот с полосой рабочих частот до 5 ГГц .

Список работ, опубликованных по теме диссертации

1. Дубинский А.В. Сравнение и выбор методов измерения джиттера // Научная сессия МИФИ-2004. Сб. научн. трудов. Т.1. – М.: МИФИ, 2004. – С. 258–260 .

2. Дубинский А.В. Компенсация фазовой ошибки в ФАПЧ класса fractional-N // Научная сессия МИФИ-2005. Сб. научн. трудов. Т.1. – М.: МИФИ, 2005. – С. 183–184 .

3. Дубинский А.В. Архитектуры ФАПЧ для радиочастотных приложений // Научная сессия МИФИ-2005. Сб. научн. трудов. Конференция «Молодежь и наука». Т.15. – М.: МИФИ, 2005. – С. 72-74 .

4. Дубинский А.В. Обобщенные модели устройств ФАПЧ //

Электроника, микро- и наноэлектроника. Сб. научн. трудов. – М.:

МИФИ, 2005. – С. 147-149 .

5. Дубинский А.В. Программируемый зарядно-разрядный блок фазочастотного детектора. // Научная сессия МИФИ-2006. Сб. научн .

трудов. Конференция «Молодежь и наука». Т.16. – М.: МИФИ, 2006. – С. 86-88 .

6. Байков В.Д., Дубинский А.В. Широкополосный предварительный делитель частоты с формирователем тактового импульса //

Электроника, микро- и наноэлектроника. Сб. научн. трудов. – М.:

МИФИ, 2006. – С. 46-50 .

7. Дубинский А.В. Оптимизационные задачи проектирования зарядноразрядных блоков ФАПЧ // Научная сессия МИФИ-2007. Сб. научн .

трудов. Т.1. – М.: МИФИ, 2007. – С. 144-145 .

8. Гусев В.В., Дубинский А.В., Черных А.В. Разработка тестов при проектировании радиочастотных систем ФАПЧ // Электроника, микрои наноэлектроника. Сб. научн. трудов. – М.:МИФИ, 2007. – С. 149-152 .

9. Дубинский А.В. Разработка широкополосного КМОП синтезатора радиочастот на основе ФАПЧ // Вопросы радиоэлектроники, серия Электронная вычислительная техника. – 2008. – Вып.3. – С. 39-48 .

10. Байков В.Д., Дубинский А.В. Способы улучшения основных технических характеристик ФАПЧ // Научная сессия МИФИ-2008. Сб .

научн. трудов. Т.8. – М.: МИФИ, 2008. – С. 87-88 .

11. Дубинский А.В. Моделирование синтезаторов частот с использованием табличной макромодели частотно-фазового детектора // Электроника, микро- и наноэлектроника. Сб. научн. трудов. – М.:




Похожие работы:

«1 УТВЕРЖДАЮ Генеральный директор ООО "Археологические изыскания в строительстве" Ю. А. Пипко АКТ государственной историко-культурной экспертизы земельного участка, связанного с выполнением работ по...»

«Интернет-журнал Строительство уникальных зданий и сооружений, 2013, №3 (8) Internet Journal Construction of Unique Buildings and Structures, 2013, №3 (8) Управление стоимостью жилищного строительства Management of the ho...»

«Содержание: Пояснительная записка Общая характеристика учебного предмета Описание места учебного предмета в учебном плане Содержание тем учебного предмета Календарное тематическое планиров...»

«VIII Всероссийская конференция с международным участием "Горение твердого топлива" Институт теплофизики им. С.С. Кутателадзе СО РАН, 13–16 ноября 2012 г. УДК 661.862.222:662.7 ИСПОЛЬЗОВАНИЕ В...»

«МИНОБРНАУКИ РОССИИ Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Комсомольский-на-Амуре государственный технический университет" (ФГБОУ ВПО "КнАГТУ") ПРОТОКОЛ 02.03.2015_№2_ г. Комсомольск-на-Амуре Заседания Ученого совета Повестка дня: 1. Результаты выполнения университетом гос...»

«ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ТЕХНИЧЕСКОМУ РЕГУЛИРОВАНИЮ И МЕТРОЛОГИИ ГОСТР НАЦИОНАЛЬНЫЙ 57534СТАНДАРТ РОССИЙСКОЙ ФЕДЕРАЦИИ Лыжи беговые ВИНТЫ ДЛЯ ЛЫЖНЫХ КРЕПЛЕНИЙ Методы испытаний (ISO 7795:2011, NEQ) Издание официальное Мо...»

«Информация, представленная Прокуратурой Металлургического района. Правовую основу борьбы с экстремизмом составляют Конституция Российской Федерации, Федеральный закон от 25.07.2002 г. № 114-ФЗ...»







 
2019 www.mash.dobrota.biz - «Бесплатная электронная библиотека - онлайн публикации»

Материалы этого сайта размещены для ознакомления, все права принадлежат их авторам.
Если Вы не согласны с тем, что Ваш материал размещён на этом сайте, пожалуйста, напишите нам, мы в течении 1-2 рабочих дней удалим его.